LAPORAN AKHIR MODUL 1 P 2
Gambar 1.1 Jurnal
Gambar 1.2 Jurnal
1. Module D’Lorenzo
3. Rangkaian Simulasi[Kembali]
Gambar 3.1 Rangkaian Percobaan
Pada percobaan, terdapat dua buah rangkaian dengan masing-masing terdiri atas sebuah gerbang XOR dengan 2 buah input, sebuah gerbang AND dengan 3 input, terhubung menuju sebuah gerbang OR 2 input, dengan output akhir rangkaian ditunjukkan oleh sebuah LOGICPROBE (H1 Rangkaian untuk 1 dan H2 untuk Rangkaian 2. Input rangkaian berasal dari setiap input pada gerbang XOR dan gerbang AND menggunakan LOGICSTATE.
Gerbang XOR memiliki dua input, yaitu B dan D. Menurut logika gerbang XOR, jika hasil penjumlahan nilai input bernilai ganjil, maka output yang dihasilkan adalah 1, sedangkan jika hasil penjumlahan input bernilai genap, maka output yang dihasilkan adalah 0.
Gerbang XOR memiliki dua input, yaitu B dan D. Menurut logika gerbang XOR, jika hasil penjumlahan nilai input bernilai ganjil, maka output yang dihasilkan adalah 1, sedangkan jika hasil penjumlahan input bernilai genap, maka output yang dihasilkan adalah 0.
Selanjutnya, terdapat gerbang AND dengan tiga input, yaitu A, C', dan D (Rangkaian 1) dan A, B, dan C' (Rangkaian 2). Gerbang AND menghasilkan output 1 saat semua input diberikan nilai 1. Pada gerbang logika AND berlaku hukum perkalian, Output merupakan hasil kali nilai dari semua input. Simbol C' merepresentasikan negasi dari input C. Dalam hal ini, inputan C diberi gerbang NOT untuk membalikkan nilai inputnya
Terakhir, terdapat gerbang OR dengan dua input, yaitu mengambil output dari gerbang XOR dan gerbang AND sebagai masukan. Menurut logika gerbang OR berlaku hukum penjumlahan, dimana nilai output merupakan hasil penjumlahan dari nilai nilai inputnya.
Output pada gerbang OR kemudian dihubungkan dengan sebuah LOGICPROBE untuk menampilkan output akhirnya (H1/H2)
Pada percobaan, input divariasikan mulai dari 0-0-0-0 (D-C-B-A) hingga 1-1-1-1 (D-C-B-A). Untuk mendapatkan nilai output akhir (H), digunakan persamaan:
H = B'D + BD' + ABC'
Percobaan simulasi pada rangkaian dan perhitungan kemudian dibandingkan.
H = B'D + BD' + ABC'
Percobaan simulasi pada rangkaian dan perhitungan kemudian dibandingkan.
video percobaan.
1). Analisa masing masing output H1 dan H2 ketika variasi A, B, C, dan D
1. A = B = C = D = 0
H1 = H2 = 0. Karena H1 dan H2 merupakan hasil penjumlahan output gerbang XOR dan AND. Pada kondisi ini output gerbang XOR = 0 dan output gerbang AND = 0 sehingga H1 = H2 = 0.
2. A =1, B = C = D = 0
H1 = H2 = 0. Karena H1 dan H2 merupakan hasil penjumlahan output gerbang XOR dan AND. Pada kondisi ini, input pin A = 1 tetap tidak mempengaruhi output '0' pada gerbang AND karena input gerbang AND yang lain bernilai 0. Output gerbang XOR = 0 dan output gerbang AND = 0 sehingga H1 = H2 = 0.
3. B = 1, A = C = D = 0
H1 = H2 = 1. H1 dan H2 merupakan hasil penjumlahan output gerbang XOR dan AND. Pada kondisi ini output gerbang XOR = 1 dan output gerbang AND = 0 sehingga H1 = H2 = 1.
4. A = B = 1, C = D = 0
H1 = H2 = 1. Pada kondisi ini output gerbang XOR = 1 dan output gerbang AND Rangkaian 1 = 0 sedangkan output gerbang AND rangkaian 2 = 1. Sehingga H1 = H2 = 1.
5. C = 1, A = B = D = 0
H1 = H2 = 0. Pada kondisi ini output gerbang XOR = 0 dan output gerbang AND = 0. Pin input C diberi logika 1 tetap tidak mengubah nilai output akhir sebab input C diinverskan ( C' ) pada rangkaian.
6. A = C = 1, B = D = 0
H1 = H2 = 0. Pada kondisi ini output gerbang XOR = 0 dan output gerbang AND = 0. Sehingga output gerbang OR, H1 = H2 = 0.
7. B = C = 1, A= D = 0.
H1 = H2 = 1. Pada kondisi ini output gerbang XOR = 1 dan output gerbang AND = 0. Sehingga output gerbang OR, H1 = H2 = 1.
8. A = B = C = 1, D = 0.
H1 = H2 = 1. Pada kondisi ini output gerbang XOR = 1 dan output gerbang AND = 0. Sehingga output gerbang OR, H1 = H2 = 1.
9. D = 1, A = B = C = 0.
H1 = H2 = 1. Pada kondisi ini output gerbang XOR = 1 dan output gerbang AND = 0. Sehingga output gerbang OR, H1 = H2 = 1.
10. A = D = 1, B = C = 0.
H1 = H2 = 1. Pada kondisi ini output gerbang XOR = 1 dan output gerbang AND Rangkaian 1 = 1 sedangkan output gerbang AND rangkaian 2 = 0. Sehingga H1 = H2 = 1.
11. B = D = 1, A = C = 0.
11. B = D = 1, A = C = 0.
H1 = H2 = 0. Pada kondisi ini output gerbang XOR = 0 dan output gerbang AND = 0. Sehingga output gerbang OR, H1 = H2 = 0.
12. A = B = D = 1, C = 0.
12. A = B = D = 1, C = 0.
H1 = H2 = 1. Pada kondisi ini output gerbang XOR = 0 dan output gerbang AND = 1. Sehingga output gerbang OR, H1 = H2 = 1.
13. C = D = 1, A = B = 0.
H1 = H2 = 1. Pada kondisi ini output gerbang XOR = 1 dan output gerbang AND = 0. Sehingga output gerbang OR, H1 = H2 = 1.
14. A = C = D = 1, B = 0.
H1 = H2 = 1. Pada kondisi ini output gerbang XOR = 1 dan output gerbang AND = 0. Sehingga output gerbang OR, H1 = H2 = 1.
15. B = C = D = 1, A = 0.
H1 = H2 = 0. Pada kondisi ini output gerbang XOR = 0 dan output gerbang AND = 0. Sehingga output gerbang OR, H1 = H2 = 0.
16. A = B = C = D = 1
H1 = H2 = 0. Pada kondisi ini output gerbang XOR = 0 dan output gerbang AND = 0. Sehingga output gerbang OR, H1 = H2 = 0.
2. Lakukan perhitungan output menggunakan persamaan H1 dan H2 yang ada pada modul dan bandingkan dengan hasil percobaan
Gambar 3.1 Perhitungan percobaan 2
Comments
Post a Comment