Laporan Akhir Modul 2 Percobaan 2
Gambar 1.1 Jurnal
Gambar 1.2 Jurnal
1. Module D’Lorenzo
3. Rangkaian Simulasi[Kembali]
Gambar 3.1 Rangkaian percobaan 1
T Flip-flop merupakan rangkaian flip-flop yang telah di buat dengan menggunakan flip-flop J-K yang kedua inputnya dihubungkan menjadi satu maka akan diperoleh flip-flop yang memiliki watak membalik output sebelumnya jika inputannya tinggi dan outputnya akan tetap jika inputnya rendah. Berikut adalah gambar tabel kebenaran gerbang logika dan symbol dari T Flip – flop. Nama “toggle” mengacu pada operasi dasar flip-flop ini: setiap kali flip-flop menerima pulsa clock dan input T-nya aktif atau bernilai ‘1’, status keluaran flip-flop akan berubah atau “toggle”. Jika output sebelumnya adalah ‘0’, maka akan berubah menjadi ‘1’, dan sebaliknya. Jika input T adalah ‘0’ saat pulsa clock diterima, maka output akan tetap tidak berubah, terlepas dari nilai keluaran sebelumnya. Salah satu kelebihan utama dari T Flip-Flop adalah kemampuannya untuk membagi frekuensi inputnya menjadi setengah. Karena sifat toggle-nya, T Flip-Flop sering digunakan dalam aplikasi seperti pembagi clock, penghitung biner, dan aplikasi lain yang memerlukan perubahan status berdasarkan kondisi sebelumnya. T Flip-Flop juga memungkinkan pengembang untuk mengontrol dan memanipulasi data secara dinamis dan fleksibel.
video percobaan.
Percobaan 2
- Analisa Input dan output masing masing kondisi sesuai jurnal
- Analisa Kedudukan Pin R dan S terhadap kinerja flip flop
Hasil Analisa Percobaan 2
Comments
Post a Comment